# 使用 Logism 的单周期 mips CPU 设计文档

17373436 林昱同

## 一、模块规格

## 1、IFU(取指令单元)

## 端口定义:

| 端口名      | 方向     | 位宽     | 功能简述       |
|----------|--------|--------|------------|
| Clk      | Input  | 1      | 时钟信号       |
| Reset    | Input  | 1      | 复位         |
| nPC_ctrl | Input  | [1:0]  | 是否为分支/跳转指令 |
| Imm      | Input  | [31:0] | 分支/跳转指令的数  |
| Instr    | Output | [31:0] | 当前的指令      |
| PC       | Output | [31:0] | 当前 PC 值    |

### 功能描述

| 序号 | 功能名   | 功能描述                                   |
|----|-------|----------------------------------------|
| 1  | 复位    | 当 reset 为 1 时,PC 变为 0                  |
| 2  | 下一条指令 | 当 Clk 上升沿来临时                           |
|    |       | 当 nPC_ctrl 为 00 时,PC<-PC+4             |
|    |       | 当 nPC_ctrl 为 01 时,PC<-PC+4+{Imm,2'b00} |

当 nPC\_ctrl 为 10 时,PC<-{PC[31:28],lmm[25:0],2'b00} 当 nPC\_ctrl 为 11 时,PC<-lmm

## 电路图



## 2、GRF 单元(通用寄存器单元)

### 端口定义

| 端口名   | 方向    | 位宽     | 功能简述     |
|-------|-------|--------|----------|
| A1    | Input | [4:0]  | 读寄存器编号1  |
| A2    | Input | [4:0]  | 读寄存器标号 2 |
| А3    | Input | [4:0]  | 写寄存器编号   |
| WD    | Input | [31:0] | 写入数据     |
| Clk   | Input | 1      | 时钟信号     |
| Reset | Input | 1      | 复位信号     |

| WE  | Input  | 1      | 写入使能   |
|-----|--------|--------|--------|
| RD1 | Output | [31:0] | 寄存器值 1 |
| RD2 | Output | [31:0] | 寄存器值 2 |

### 功能描述

| 序号 | 功能名 | 功能描述                         |
|----|-----|------------------------------|
| 1  | 复位  | 当 reset 为 1 时,所有寄存器值均变为 0    |
| 2  | 读取值 | RD1 RD2 始终为 A1 和 A2 编号的寄存器的值 |
| 3  | 写入  | 当 WE 为 1 时,向 A3 号寄存器写入 WD    |

### 电路描述

电路使用倍增的方法搭出,因此完全不宜放于此,这里放置顶层电路。



## 3、ALU(算术逻辑单元)

## 接口定义

| 端口名       | 方向     | 位宽     | 功能简述       |
|-----------|--------|--------|------------|
| SrcA      | Input  | [31:0] | 数据 A       |
| SrcB      | Input  | [31:0] | 数据 B       |
| ALUCtrl   | Input  | [2:0]  | ALU 功能控制信号 |
| Shamt     | Input  | [4:0]  | 移位控制       |
| Zero      | Output | 1      | 运算结果是否为零   |
| ALUResult | Output | [31:0] | 运算结果       |

## 功能描述

| 序号 | 功能名  | 功能描述                                                    |
|----|------|---------------------------------------------------------|
| 1  | 加    | ALUCtrl=2'b000, ALUResult=SrcA+SrcB                     |
| 2  | 减    | ALUCtrl=2'b001, ALUResult=SrcA-SrcB                     |
| 3  | 或    | ALUCtrl=2'b010, ALUResult=SrcA SrcB                     |
| 4  | 比较   | ALUCtrl=2'b010, Zero=SrcA==SrcB                         |
| 5  | 逻辑左移 | ALUCtrl=2'b100, ALUResult=SrcB< <shamt< td=""></shamt<> |
|    |      |                                                         |
|    |      |                                                         |
|    |      |                                                         |

## 电路实现



## 4、DM(数据储存器)

### 接口定义

| 端口名   | 方向     | 位宽     | 功能简述          |
|-------|--------|--------|---------------|
| А     | Input  | [31:0] | 地址,只有[4:0]有意义 |
| WD    | Input  | [31:0] | 写入数据          |
| Clk   | Input  | 1      | 时钟信号          |
| WE    | Input  | 1      | 写入使能          |
| Reset | Input  | 1      | 初始化信号         |
| RD    | Output | [31:0] | 读取数据          |

## 功能描述

| 序号 | 功能名 | 功能描述                          |
|----|-----|-------------------------------|
| 1  | 写入  | 当时钟上升沿来临时,如果 Reset 为 0 且 WE 为 |
|    |     | 1,则再 A 的位置写入 WD               |
| 2  | 读取  | RD 始终为地址为 A 的数据的值             |
| 3  | 清空  | Reset 为 1 时,所有数据清 0           |
|    |     |                               |

## 电路图



## 5、EXT (拓展器)

## 接口定义

| 端口名 | 方向 | 位宽 | 功能简述 |  |
|-----|----|----|------|--|
|     |    |    |      |  |

| lmm     | Input  | [15:0] | 输入立即数         |
|---------|--------|--------|---------------|
| ExtCtrl | Input  | [1:0]  | Extender 控制信号 |
| Result  | Output | [31:0] | 拓展结果          |

## 功能描述

| 序号 | 功能名   | 功能描述                       |
|----|-------|----------------------------|
| 1  | 0 拓展  | Result={{16{0}}},Imm}      |
| 2  | 符号拓展  | Result={{16{Imm[15]}},Imm} |
| 3  | 加载到高位 | Result={Imm, {16{0}}}      |
| 4  | 1 拓展  | Result={{16{1}},Imm}       |

## 电路图



## 6、BC(Branch \_Control 分支控制)

分支的控制信号既关乎数据流,也关乎控制信号,因此在下面定义控制信号 之前定义描述。

由于只需要一个 beq, 所以这里直接使用一个与门即可。

## 接口定义

| 端口名      | 方向     | 位宽 | 功能简述    |
|----------|--------|----|---------|
| Br       | Input  | 1  | 是否为分支指令 |
| Zero     | Input  | 1  | 结果是否为0  |
| nPC_Ctrl | Output | 1  | 是否分支跳转  |

### 功能描述

| 序号 | 功能名                   | 功能描述             |  |  |  |  |  |  |
|----|-----------------------|------------------|--|--|--|--|--|--|
| 1  | 分支判断                  | nPC_Ctrl=Br&Zero |  |  |  |  |  |  |
|    |                       |                  |  |  |  |  |  |  |
|    |                       |                  |  |  |  |  |  |  |
|    |                       |                  |  |  |  |  |  |  |
|    |                       |                  |  |  |  |  |  |  |
|    | · · Br                |                  |  |  |  |  |  |  |
|    | · · · <del></del> · · |                  |  |  |  |  |  |  |
|    |                       | -                |  |  |  |  |  |  |
|    |                       | nPC ct + + +     |  |  |  |  |  |  |
|    |                       | <i>]</i>         |  |  |  |  |  |  |
|    |                       | <b> </b>         |  |  |  |  |  |  |
|    |                       | <del> </del>     |  |  |  |  |  |  |
|    | · Zero 🕕 💳            |                  |  |  |  |  |  |  |
|    |                       |                  |  |  |  |  |  |  |
|    |                       |                  |  |  |  |  |  |  |
|    |                       |                  |  |  |  |  |  |  |

## 二、控制信号

## 1、指令编码

## 各个指令的 opcode 和 funct

|           | opcode[5:0] | funct[5:0] |
|-----------|-------------|------------|
| ADDU      | 000000      | 100001     |
| SUBU      | 000000      | 100011     |
| ORI       | 001101      | \          |
| LW        | 100011      | \          |
| SW        | 101011      | \          |
| BEQ       | 000100      | \          |
| LUI       | 001111      | \          |
| NOP (SLL) | 000000      | 000000     |

由以上的控制信号的编码绘制出译码器。

## 译码电路图





可以看作是一个与电路, 也可以看作是独热编码

## 2、数据流与控制信号定义

### 数据流:

|       | IFU    | GRF            | GRF     | GRF        | GRF     | ALU   | ALU     | DM  | DM   | EXT           | ВС    |
|-------|--------|----------------|---------|------------|---------|-------|---------|-----|------|---------------|-------|
|       | .lmm   | .A1            | .A2     | .A3        | .WD     | .SrcA | .SrcB   | .A  | .D   | .lmm          | .Zero |
| ADDU  | \      | IFU            | IFU     | IFU        | ALU     | GRF   | GRF     | \   | \    | \             | \     |
|       |        | .instr         | .instr  | .instr     | .Result | .RD1  | .RD2    |     |      |               |       |
|       |        | [25:21]        | [20:16] | [15:11]    |         |       |         |     |      |               |       |
| SUBU  | \      | IFU            | IFU     | IFU        | ALU     | GRF   | GRF     | \   | \    | \             | \     |
|       |        | .instr         | .instr  | .instr     | .Result | .RD1  | .RD2    |     |      |               |       |
|       |        | [25:21]        | [20:16] | [15:11]    |         |       |         |     |      |               |       |
| ORI   | \      | IFU            | \       | IFU        | ALU     | GRF   | EXT     | \   | \    | IFU           | \     |
|       |        | .instr         |         | .instr     | .Result | .RD1  | .Re     |     |      | .instr        |       |
|       |        | [25:21]        |         | [20:16]    |         | 0.0.0 | ->      |     | ,    | [15:0]        |       |
| LW    | \      | IFU<br>· ·     | \       | IFU<br>· · | DM      | GRF   | EXT     | ALU | \    | IFU<br>· ·    | \     |
|       |        | .instr         |         | .instr     | .RD     | .RD1  | .Re     | .Re |      | .instr        |       |
| SW    | \      | [25:21]<br>IFU | IFU     | [20:16]    | \       | GRF   | EXT     | ALU | GRF  | [15:0]<br>IFU | \     |
| SVV   | \      | instr          | instr   | \          | \       | .RD1  | .Re     | .Re | .RD2 | .instr        | \     |
|       |        | [25:21]        | [20:16] |            |         | .NDI  | .ive    | .NG | .NDZ | [15:0]        |       |
| BEQ   | IFU    | IFU            | IFU     | \          | \       | GRF   | GRF     | \   | \    | \             | ALU   |
| 5_4   | .instr | .instr         | .instr  | ·          | ·       | .RD1  | .RD2    | ·   | ·    | ,             | .Zero |
|       | [15:0] | [25:21]        | [20:16] |            |         |       |         |     |      |               |       |
| LUI   | \      | IFU            | \       | IFU        | ALU     | GRF   | EXT     | \   | \    | IFU           | \     |
|       |        | .instr         |         | .instr     | .Result | .RD1  | .Re     |     |      | .instr        |       |
|       |        | [25:21]        |         | [20:16]    |         |       |         |     |      | [15:0]        |       |
| SLL   | \      | \              | IFU     | IFU        | ALU     | \     | GRF     | \   | \    | \             | \     |
|       |        |                | .instr  | .instr     | .Result |       | .RD2    |     |      |               |       |
|       |        |                | [20:16] | [15:11]    |         |       |         |     |      |               |       |
| 汇总    | IFU    | IFU            | IFU     | IFU        | ALU     | GRF   | GRF     | ALU | GRF  | IFU           | ALU   |
|       | .instr | .instr         | .instr  | .instr     | .Result | .RD1  | .RD2    | .Re | .RD2 | .instr        | .Zero |
|       | [15:0] | [25:21         | [20:16] | [15:11]    |         |       |         |     |      | [15:0]        |       |
|       |        |                |         |            | DM      |       | EXT     |     |      |               |       |
|       |        |                |         | IFU        | .RD     |       | .Re     |     |      |               |       |
|       |        |                |         | .instr     |         |       |         |     |      |               |       |
| 74.00 | ,      | \              | \       | [20:16]    | Deta    |       | ALLICar | ,   | ,    | \             | \     |
| 对应    | \      | \              | \       | Reg3Src    | Data    | \     | ALUSrc  | \   | \    | \             | \     |
| 控制    |        |                |         |            | toReg   |       |         |     |      |               |       |
| 信号    |        |                |         |            |         |       |         |     |      |               |       |

这里有几个显然固定的数据流没有标识,比如 control 的 opcode 和 funct、

ALU 的 shamt。 以及一些不好分辨时数据流还是控制信号的,比如 nPC\_ct 。

通过这些数据通路,确定选择器的控制信号,并绘制出数据通路如下: (下图 未加 sll);



### 控制信号真值表:

通过以上的数据通路列表,确定选择信号,并通过器件的使用情况来确定各个元件的写使能信号和模式。

|      | Br | Reg3Src | DatatoReg | RegWE | ALUSrc | ALUCtrl | DMWE | EXTCtrl |
|------|----|---------|-----------|-------|--------|---------|------|---------|
| ADDU | 0  | 0       | 0         | 1     | 0      | 000     | 0    | X       |
| SUBU | 0  | 0       | 0         | 1     | 0      | 001     | 0    | X       |
| ORI  | 0  | 1       | 0         | 1     | 1      | 010     | 0    | 00      |
| LW   | 0  | 1       | 1         | 1     | 1      | 000     | 0    | 01      |
| SW   | 0  | X       | X         | 0     | 1      | 000     | 1    | 01      |
| BEQ  | 1  | X       | X         | 0     | 0      | 011     | 0    | X       |

| LUI          | 0 | 1 | 0 | 1 | 1 | 000 | 0 | 10 |
|--------------|---|---|---|---|---|-----|---|----|
| SLL<br>(NOP) | 0 | 1 | 0 | 1 | 0 | 100 | 0 | Χ  |

为了方便,以上的值为 X 时,均取 0.

每个控制信号可以理解为指令的独热编码的或(和)。

#### 以下为电路:



# 3、连接控制信号,完成 cpu



## 三、CPU 的测试

## 1、测试电路

### 使用 tunnel 引出关键数据



## 测试电路



#### 2、测试集

#### 测试用例1

#### 题目给出的测试代码:

```
ori $28,$0,0
ori $29,$0,0
ori $0,$0,33016
ori $14,$23,871
ori $19, $12, 30364
ori $29, $6, 42297
ori $5,$3,50652
ori $30, $5, 4081
ori $18, $3, 44829
ori $22, $10, 26114
ori $30, $15, 29351
ori $23, $1,65315
ori $25, $29, 25758
ori $16, $20, 49051
ori $30,$31,19980
ori $17, $24,62621
lui $17, 15358
lui $5, 29747
lui $3,50257
lui $4,50225
lui $28,9433
lui $27,61658
lui $12,52328
lui $10,4493
lui $16,8682
lui $22, 4443
lui $24, 20230
lui $18,5598
```

图源自讨论区

#### 测试用例 2

```
ori $s1, $0, 32
ori $s2, $0, 0
ori $s0, $0, 0
for_1_begin:
beq $s0, $s1, for_1_end
    sw $s0, 0($s2)
    ori $t0, $0, 4
    addu $s2, $s2, $t0
ori $t0, $0, 1
addu $s0, $s0, $t0
beq $0, $0, for_1_begin
for_1_end:
nop
```

简单的把内存 0-31 填充上数字的程序。

期望下内存从 0x00078000 填填充至 0xfff80000

期望下,内存中0-31地址分别被填充0-31

#### 测试用例3

```
ori $s2, $0, 0 #the address of a[0]
ori $t0, $0, 0x7111 #to try the lui //lui is {imm,{16{0}}}, not {imm,
$rs}
lui $t0, 0x7
ori $t0, 0x8000 #0x0078000([39:24]=01111000)
sw $t0, 0($s2) #a[0] = 0x00010000
ori $s0, $0, 1
ori $s1, $0, 32
for_1_begin:
beq $s0, $s1, for_1_end #for i = 1 to 31
nop
   ori $t0, $0, 4
   addu $s2, $s2, $t0
   lw $t0, -4($s2) #get a[i-1]
   ori $t1, $0, 0x8000 #try zero extern (16'b1000...)
   subu $t0, $t0, $t1
   sw $t0, 0($s2)
                  #a[i]=a[i-1]-0x8000 // can less than 0
ori $t0, $0, 1
addu $s0, $s0, $t0
beq $0, $0, for_1_begin
nop
for_1_end:
```

#### 四、思考题

#### 模块规格(L0.T2)

若 PC (程序计数器) 位数为 30 位, 试分析其与 32 位 PC 的优劣。

两种方法各有优劣:

如使用 30 位,可以节约一定的寄存器资源,同时在 j 和 branch 指令时也不需要移位,但是在指令储存器前需要左移两位,因为 mips 储存器地址按字节寻址。(当然, logisim 里面的 ROM 和 RAM 是按字寻址的)同时, jr 指令需要移位。

如果使用 32 位, j 和 branch 指令的立即数需要移位, 但是 jr 指令的立即数不需要移位。同时, 寻址时可以直接寻址。

现在我们的模块中 IM 使用 ROM, DM 使用 RAM, GRF 使用寄存器,这种做法合理吗? 请给出分析,若有改进意见也请一并给出。

GRF 使用寄存器合理,DM 使用 RAM 也合理,但是 IM 使用 ROM,不一定合理。因为现代的真实 cpu 中,指令储存器和数据储存器都在内存(RAM)或缓存(CACHE)中。同时,真是情况下,指令时可以改变的。

如果需要改进的话,如果多周期的 cpu,就可以把 IM 和 DM 放在一起。

L0.T3

结合上文给出的样例真值表,给出 RegDst, ALUSrc,

MemtoReg, RegWrite, nPC\_Sel, ExtOp 与 op 和 func 有关的布尔表达式(表达式中只能使用"与、或、非"3 种基本逻辑运算。)

RegDst= ~op[5] ~op[4] ~op[3] ~op[2] ~op[1] ~op[0] func[5] ~func[4] ~func[3] ~func[2] ~func[1] ~func[0]+ ~op[5] ~op[4] ~op[3] ~op[2] ~op[1] ~op[0] func[5] ~func[4] ~func[3] ~func[2] func[1] ~func[0]

ALUSrc=~op[5] ~op[4] op[3] op[2] ~op[1] op[0]+ op[5] ~op[4] ~op[3] ~op[2] op[1] op[0]+ op[5] ~op[4] op[3] ~op[2] op[1] op[0]

MemtoReg= op[5] ~op[4] ~op[3] ~op[2] op[1] op[0]

RegWrite=~op[5] ~op[4] ~op[3] ~op[2] ~op[1] ~op[0] func[5] ~func[4] ~func[3] ~func[2] ~func[1] ~func[0]+ ~op[5] ~op[4] ~op[3] ~op[2] ~op[1] ~op[0] func[5] ~func[4] ~func[3] ~func[2] func[1] ~func[0]+ ~op[5] ~op[4] op[3] op[2] ~op[1] op[0]+ op[5] ~op[4] ~op[3] ~op[2] op[1] op[0]

ExtOp= op[5] ~op[4] ~op[3] ~op[2] op[1] op[0]+ op[5] ~op[4] op[3] ~op[2] op[1] op[0]

充分利用真值表中的 × 可以将以上控制信号化简为最简单的表达式, 请给出化简后的形式。

RegDst= ~op[5] ~op[4]

ALUSrc= op[0]

MemtoReg= op[5]

RegWrite=~ ~op[3] ~op[2]+ op[3] op[2]

nPC\_Sel= op[2] ~op[1] ~op[0]

ExtOp=op[1] op[0]

事实上,实现 nop 空指令,我们并不需要将它加入控制信号真值表,为什么?请给出你的理由。

如果 nop 指令位 0x000000000,其实相当于 sll \$0, \$0, \$0。如果所搭建的指令集中包含了 sll,的确就不需要了。如果不包含,则不加入真值表的话,单路的结果将会是所有控制信号全 0,这样,写入信号全 0,这条指令就不会有任何操作。

#### L0.T4

前文提到, "可能需要手工修改指令码中的数据偏移", 但实际上只需再增加一个 DM 片选信号,就可以解决这个问题。请阅读相关资料并设计一个 DM 改造方案使得无需手工修改数据偏移。

片选信号(chip select)即为选择使用哪个芯片的信号,一般是判断地址信号的 高位是否是在范围内,然后通过一个端口决定这个存储器是否可用。

这里判断地址的前四位是否为 0003,不是的话,则使用 logisim 的 RAM 自带的 sel 端口禁用 RAM 即可。

除了编写程序进行测试外,还有一种验证 CPU 设计正确性的办法——形式验证。 形式验证的含义是根据某个或某些形式规范或属性,使用数学的方法证明其正确性或非正确性。请搜索"形式验证(Formal Verification)"了解相关内容后,简要阐述相比与测试,形式验证的优劣。

形式验证可以证明系统不存在某个缺陷, 而软件测试不行, 它只能判断系统

是否可以通过当前数据集。同时,形式验证可以判断软件是否满足某些属性。

但是,形式验证有一定的限制,同时,如果采用定理证明的方法,则需要较 多的用户干预。